产品简介
西门子CPU模块6ES7288-1SR30-0AA0
西门子CPU模块6ES7288-1SR30-0AA0
产品价格:¥88
上架日期:2018-06-04 09:17:34
产地:中国
发货地:上海
供应数量:不限
最少起订:1件
浏览量:74
资料下载:暂无资料下载
其他下载:暂无相关下载
详细说明

    西门子CPU模块6ES7288-1SR30-0AA0

    联系人:李 工(销售经理)竭诚为您服务
    24小时咨询热线  137-9528-9873
    在线工作QQ;842 643 577
    花30秒询价,你会知道什么叫优势;花60秒咨询,你会知道什么叫服务;合作一次,你会知道什么叫质量!我将提供一流的质量,服务作为自已最重要的责任。期待你的询价!!
    西门子PLC模块,西门子触摸屏,西门子变频器 ,西门子软启动器 ,西门子直流调速器
    西门子数控系统 ,西门子电源模块 ,西门子电缆 ,西门子接头<连接器》, 西门子网卡  
    西门子编程软件 ,西门子工控机  ,



    文中我们将使用一个简单的降压转换器做例子,如图1所示。普通的降压转换器普通的降压转换器图1.普通的降压转换器在频域内测量辐射和传导电磁干扰,这就是对已知波形做傅里叶级数展开,本文中我们着重考虑辐射电磁干扰性能。
      在同步降压转换器中,引起电磁干扰的主要开关波形是由Q1和Q2产生的,也就是每个场效应管在其各自导通周期内从漏极到源极的电流di/dt。图2所示的电流波形(Q和Q2on)不是很规则的梯形,但是我们的操作自由度也就更大,因为导体电流的过渡相对较慢,所以可以应用HenryOtt经典著作《电子系统中的噪声降低技术》中的公式1。
      Q1和Q2的波形Q1和Q2的波形图2.Q1和Q2的波形In=2IdSin(nπd)/nπd×Sin(nπtr/T)/nπtr/T(1)其中,n是谐波级次,T是周期,I是波形的峰值电流强度,d是占空比,而tr是tr或tf的最小值。
      我们发现,对于一个类似的波形,其上升和下降时间会直接影响谐波振幅或傅里叶系数(In)。在实际应用中,极有可能会同时遇到奇次和偶次谐波发射。如果只产生奇次谐波,那么波形的占空比必须精确为50%。而实际情况中极少有这样的占空比精度。
      谐波系列的电磁干扰幅度受Q1和Q2的通断影响。在测量漏源电压VDS的上升时间tr和下降时间tf,或流经Q1和Q2的电流上升率di/dt时,可以很明显看到这一点。这也表示,我们可以很简单地通过减缓Q1或Q2的通断速度来降低电磁干扰水平。



      事实正是如此,延长开关时间的确对频率高于f=1/πtr的谐波有很大影响。不过,此时必须在增加散热和降低损耗间进行折中。尽管如此,对这些参数加以控制仍是一个好方法,它有助于在电磁干扰和热性能间取得平衡。具体可以通过增加一个小阻值电阻(通常小于5Ω)实现,该电阻与Q1和Q2的栅极串联即可控制tr和tf,你也可以给栅极电阻串联一个“关断二极管”来控制过渡时间tr或tf(见图3)。
      这其实是一个迭代过程,甚至连经验最丰富的电源设计人员都使用这种方法。我们的最终目标是通过放慢晶体管的通断速度,使电磁干扰降低至可接受的水平,同时保证其温度足够低以确保稳定性。用关联二极管来控制过渡时间用关联二极管来控制过渡时间图3.用关联二极管来控制过渡时间开关节点的物理回路面积对于控制电磁干扰也非常重要。
      通常,出于PCB面积的考虑,设计者都希望结构越紧凑越好,但是许多设计人员并不知道哪部分布局对电磁干扰的影响最大。回到之前的降压稳压器例子上,该例中有两个回路节点(如图4和图5所示),它们的尺寸会直接影响到电磁干扰水平。
      降压稳压器模型1降压稳压器模型1图4.降压稳压器模型1降压稳压器模型2降压稳压器模型2图5.降压稳压器模型2Ott关于不同模式电磁干扰水平的公式(2)示意了回路面积对电路电磁干扰水平产生的直接线性影响。



      E=263×10-16(f2AI)(1/r)(2)辐射场正比于下列参数:涉及的谐波频率(f,单位Hz)、回路面积(A,单位m2)、电流(I)和测量距离(r,单位m)。此概念可以推广到所有利用梯形波形进行电路设计的场合,不过本文仅讨论电源设计。
      参考图4中的交流模型,研究其回路电流流动情况:起点为输入电容器,然后在Q1导通期间流向Q1,再通过L1进入输出电容器,最后返回输入电容器中。当Q1关断、Q2导通时,就形成了第二个回路。之后存储在L1内的能量流经输出电容器和Q2,如图5所示。
      这些回路面积控制对于降低电磁干扰是很重要的,在PCB走线布线时就要预先考虑清器件的布局问题。当然,回路面积能做到多小也是有实际限制的。从公式2可以看出,减小开关节点的回路面积会有效降低电磁干扰水平。如果回路面积减小为原来的3倍,电磁干扰会降低9.5dB,如果减小为原来的10倍,则会降低20dB。
      设计时,最好从最小化图4和图5所示的两个回路节点的回路面积着手,细致考虑器件的布局问题,同时注意铜线连接问题。尽量避免同时使用PCB的两面,因为通孔会使电感显着,进而带来其他问题。恰当放置高频输入和输出电容器的重要性常被忽略。

在线询盘/留言
  • 免责声明:以上所展示的信息由企业自行提供,内容的真实性、准确性和合法性由发布企业负责,本网对此不承担任何保证责任。我们原则 上建议您选择本网高级会员或VIP会员。
    0571-87774297